未鎖定機工PPT第六章組合邏輯電路_第1頁
未鎖定機工PPT第六章組合邏輯電路_第2頁
未鎖定機工PPT第六章組合邏輯電路_第3頁
未鎖定機工PPT第六章組合邏輯電路_第4頁
未鎖定機工PPT第六章組合邏輯電路_第5頁
已閱讀5頁,還剩41頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、第六章 組合邏輯電路 第1節(jié) 組合邏輯電路的基本知識 第2節(jié) 編碼器 *第3節(jié) 數(shù)據(jù)選擇器與分配器 第4節(jié) 譯碼器本章知識目標本章知識目標u掌握組合邏輯電路的分析方法和步驟;了解組合邏輯電 路的種類。u編碼器、譯碼器的基本功能和典型集成編碼器、譯碼器 的引腳功能并能正確使用。u常用數(shù)碼顯示器件的基本結(jié)構(gòu)和和工作原理。本章技能目標本章技能目標u學(xué)會設(shè)計半加器、全加器電路。u能夠認識并正確使用譯碼器和譯碼顯示器。u能根據(jù)功能要求設(shè)計并制作三人表決器。第第1 1節(jié)節(jié) 組合邏輯電路的基本知識組合邏輯電路的基本知識 把邏輯門電路按一定的規(guī)律加以組合,就可以構(gòu)成具有各種功能的邏輯電路,稱之為組合邏輯電路組

2、合邏輯電路。1 1 組合邏輯電路的特點組合邏輯電路的特點 【組合邏輯電路的特點【組合邏輯電路的特點】 在組合邏輯電路中任意時刻的輸出只取決于該任意時刻的輸出只取決于該時刻的輸入,與電路原來的狀態(tài)無關(guān)時刻的輸入,與電路原來的狀態(tài)無關(guān)。電路無記憶無記憶功能。生活中組合邏輯電路的實例有電子密碼鎖,銀行取款機等。 【組合邏輯電路的結(jié)構(gòu)組合邏輯電路的結(jié)構(gòu)】 組合邏輯電路主要由邏輯門電路構(gòu)成,并且輸輸出與輸入之間沒有反饋連接出與輸入之間沒有反饋連接。其組成框圖如下圖所示。2 2 組合邏輯電路的分析組合邏輯電路的分析 【組合邏輯電路的分析步驟組合邏輯電路的分析步驟】 根據(jù)已知的組合邏輯電路(邏輯圖),運用邏

3、輯電路運算規(guī)律,確定其邏輯功能的過程,稱為組合邏輯電路的分析。其分析步驟為: (1) 由邏輯圖寫表達式表達式:根據(jù)給定的邏輯電路圖,從輸入到輸出逐級推出輸出表達式。 (2)化簡化簡表達式。(3)由化簡后的表達式列出真值表真值表。(4)描述描述邏輯功能:用文字概括出電路的邏輯功能。 上述組合邏輯電路識圖分析的過程可表述為:邏輯圖 邏輯表達式 化簡 真值表 電路的邏輯功能【例6-1】試分析下圖所示電路的邏輯功能。 BCACAB【解析】(1)由邏輯圖寫輸出F的邏輯表達式為: 321321YYYYYBCYACYAB = AB+AC+BC BCACABY (2)化簡案例解析案例解析(3)列出真值表,如表

4、所示。F(4)確定電路的邏輯功能。 由表6-1真值表可知,三個輸入變量、,只要有兩個或兩個以上變量取值為1時,輸出才為1,其余情況輸出均為0。由此可見,該電路實現(xiàn)的是少數(shù)服從多數(shù)的表決器邏輯功能?!纠?-26-2】分析下圖所示組合邏輯電路的邏輯功能?!窘馕鼋馕觥浚?)由邏輯圖寫輸出F的邏輯表達式 :BABABAZZZBAAPZBABPZBPAP312231121,注意:由于上式已是最簡式,所以不用再化簡。 (2)列出對應(yīng)真值表如下表所示。ABZ1Z2Z300010011001000111010(3)確定電路的邏輯功能。 通過對真值表的分析,可以發(fā)現(xiàn),當輸入AB時,三個輸出Z1、Z2、Z3分別

5、輸出高電平1。所以,Z1表示AB。這是一個一位數(shù)值比較電路。一位數(shù)值比較電路?!纠?-3】分析下圖描述波形對應(yīng)組合邏輯電路的功能?!窘馕鼋馕觥?波形圖是描述電路的方法之一。根據(jù)已知輸入輸出波形圖,可以直接寫出電路真值表,如下表所示。輸入變量輸入變量輸出變量輸出變量ABY000011101110分析真值表可知,該組合邏輯電路的功能是:當輸入A、B相同時,輸出為0;而當輸入A、B不同時,輸出為1。該電路反映了輸入、輸出之間 “異或異或” 的邏輯關(guān)系。* *3 3 組合邏輯電路的設(shè)計組合邏輯電路的設(shè)計 與分析過程相反,組合邏輯電路的設(shè)計是根據(jù)給定的實際邏輯問題,求出實現(xiàn)其邏輯功能的最簡單的邏輯電路

6、?!窘M合邏輯電路的設(shè)計步驟組合邏輯電路的設(shè)計步驟】(1)分析設(shè)計要求,確定輸入、輸出變量并賦值分析設(shè)計要求,確定輸入、輸出變量并賦值:根據(jù)實際問題確定哪些是輸入變量,哪些是輸出變量;并確定什么情況下為1,什么情況下為0;將實際問題轉(zhuǎn)化為邏輯問題。(2)列真值表列真值表:根據(jù)邏輯功能的描述列真值表。(3)寫邏輯表達式,并化簡寫邏輯表達式,并化簡:由真值表寫出邏輯表達式并化簡。(4)畫邏輯電路圖畫邏輯電路圖:根據(jù)最簡邏輯表達式,畫出相應(yīng)的邏輯圖?!纠}例題6-46-4】 一火災(zāi)報警系統(tǒng),設(shè)有煙感、溫感和紫外光感三種探測器。為防止誤報警,只有當其中兩種或兩種以上類型的探測器發(fā)出火災(zāi)檢測信號時,報警系

7、統(tǒng)才產(chǎn)生報警控制信號。設(shè)計一個產(chǎn)生報警控制信號的電路?!窘馕鼋馕觥?1)分析設(shè)計要求,設(shè)輸入、輸出變量并邏輯賦值輸入變量:煙感A 、溫感B、紫外線光感C;輸出變量:報警控制信號Y;邏輯賦值:用1表示肯定,用0表示否定。(2) 列真值表,如下表所示。案例解析案例解析 (3) 由真值表寫邏輯表達式并化簡 化簡得最簡式: (4) 畫邏輯電路圖,如下圖所示。ABCCABCBABCAYY=AB+AC+BC技能訓(xùn)練技能訓(xùn)練6-1 6-1 設(shè)計半加器電路設(shè)計半加器電路【訓(xùn)練目標訓(xùn)練目標】1.了解組合邏輯電路的分析與設(shè)計方法。2.能夠利用74LS86及74LS00來組成半加器。 【訓(xùn)練材料訓(xùn)練材料】訓(xùn)練材料清

8、單,如教材表6-5 所示?!居?xùn)練內(nèi)容及步驟訓(xùn)練內(nèi)容及步驟】1.1.邏輯功能描述邏輯功能描述 兩個二進制數(shù)相加,叫做半加,實現(xiàn)半加操作的電路叫做半加器。下圖為半加器符號,其中A表示被加數(shù),B表示加數(shù),S表示本位和,C表示向高位的進位數(shù)。2根據(jù)邏輯功能,列出半加器的根據(jù)邏輯功能,列出半加器的真值表真值表 從真值表看,只考慮兩個加數(shù)本身求和,而不考慮低位來的進位數(shù),故稱半加器 。輸入輸出A BSC0 0000 1101 0101 101 3由真值表可列出半加器邏輯表達式。由真值表可列出半加器邏輯表達式。 ABABCBABABAS4.由表達式畫出半加器的邏輯圖如下:由表達式畫出半加器的邏輯圖如下: 5

9、.連接電路連接電路 利用異或門異或門74LS8674LS86和非門非門74LS0074LS00構(gòu)成半加器,然后進行實物連線如下圖。6. 驗證邏輯功能驗證邏輯功能利用數(shù)字電路實驗箱驗證所設(shè)計的半加器電路的邏輯功能并記錄于教材表6-7。 第第2 2節(jié)節(jié) 編碼器編碼器 將十進制數(shù)、文字、符號等轉(zhuǎn)換成若干位二進制信息符號的過程稱為編碼編碼。例:商品條形碼、鍵盤編碼器。在數(shù)字電路中用二進制代碼表示有關(guān)的信號過程就稱為二進制編碼二進制編碼,如圖所示。實現(xiàn)編碼功能的組合邏輯電路稱為編碼器編碼器。控制信息二進制代碼編碼器編碼器分類編碼器分類 普通編碼器普通編碼器優(yōu)先編碼器優(yōu)先編碼器 二二- -十進制編碼器十進

10、制編碼器 二進制編碼器二進制編碼器 1 1 二進制編碼器二進制編碼器 【概念概念】將各種有特定意義的輸入信息編成二進制代碼的電路稱為二進制二進制編碼器編碼器。編碼時,用n位二進制代碼可對N2n個輸入信號進行編碼,如下圖所示。編碼器編碼器二二進進制制代代碼碼 例如:一個由8個輸入按鍵組成的鍵盤編碼器。輸入端:需要8條信號傳輸線對應(yīng)8個輸入按鍵;輸出端:只需要3條數(shù)據(jù)線,對應(yīng)輸出的3位二進制代碼。即每個按鍵輸入狀態(tài)對應(yīng)一組3位二進制代碼?!咎攸c特點】 任何時刻只允許輸入一個有效信號,不允許同時出現(xiàn)兩個或兩個以上的有效信號。例如,在上面所述的8個輸入按鍵組成的鍵盤編碼器中,每次只能按下一個按鍵,不能

11、同時按下兩個以上的按鍵。【3 3位二進制編碼器(位二進制編碼器(3 3線線-8-8線二進制編碼器)線二進制編碼器)】 I0、I1、I7表示8路輸入,分別代表十進制數(shù)0、1、2、7八個數(shù)字。編碼器的輸出是3位二進制代碼,用Y0、Y1、Y2表示。編碼器在任何時刻只能對0、1、2、7中的一個輸入信號進行編號,不允許同時輸入兩個1。由以上分析易得3 3線線-8-8線二進制編碼器線二進制編碼器真值表如下:十進制輸入輸出I7 I6 I5 I4 I3 I2 I1 I0Y2 Y1 Y000 0 0 0 0 0 0 10 0 01 0 0 0 0 0 0 1 00 0 120 0 0 0 0 1 0 00 1

12、03 0 0 0 0 1 0 0 00 1 14 0 0 0 1 0 0 0 01 0 05 0 0 1 0 0 0 0 01 0 16 0 1 0 0 0 0 0 01 1 07 1 0 0 0 0 0 0 01 1 1從真值表可以寫出邏輯函數(shù)表達式:76542IIIIY76321IIIIY75310IIIIY由邏輯表達式可畫出由3個或門組成的3位二進制編碼器的邏輯圖如下: 2 2 二二十進制編碼器十進制編碼器 輸入輸出Y3Y2Y1Y00(I0)00001(I1)00012(I2)00103(I3)00114(I4)01005(I5)01016(I6)01107(I7)01118(I8)10

13、009(I9)1001 將09十個十進制數(shù)轉(zhuǎn)換為二進制代碼的電路,稱為二二十進制編碼十進制編碼器器,也稱為10線4線編碼器。最常見的二十進制編碼器是84218421碼編碼碼編碼器器。I0、I1、I2、I9表示10路輸入, Y0、Y1、Y2、Y3為4條輸出線,則8421碼編碼器的真值表如下表所示。 根據(jù)真值表寫出邏輯表達式:9753197531076327632176547654298983IIIIIIIIIIYIIIIIIIIYIIIIIIIIYIIIIY根據(jù)邏輯表達式畫出8421BCD編碼器邏輯電路圖:(a)或門8421BCD編碼器 (b)與非門8421BCD編碼器3 3 優(yōu)先編碼器優(yōu)先編碼

14、器 前面討論的編碼器中,在同一時刻僅允許有一個輸入信號,如有兩個或兩個以上信號同時輸入,輸出就會出現(xiàn)錯誤的編碼。優(yōu)先編碼器允許同時輸入兩個或兩個以上輸入信號,電路將對優(yōu)先級別高的輸入信號編碼,這樣的電路稱為優(yōu)先編碼器優(yōu)先編碼器。計算機的鍵盤輸入邏輯電路就是優(yōu)先編碼器的典型應(yīng)用。下圖所示為8線-3線74LS148優(yōu)先編碼器的引腳排列圖和實物圖。ST0I1I2I3I4I5I6I7I2Y1Y0YSYEXY 輸 入 輸 出1 1X X X X X X X XX X X X X X X X1 1 11 1 11 11 10 01 1 1 1 1 1 1 11 1 1 1 1 1 1 11 1 11 1

15、10 10 10 0X X X X X X X 0X X X X X X X 00 0 00 0 01 01 00 0 X X X X X X 0 1X X X X X X 0 10 0 10 0 11 01 00 0 X X X X X 0 1 1X X X X X 0 1 10 1 00 1 01 01 00 0 X X X X 0 1 1 1X X X X 0 1 1 10 1 10 1 11 01 00 0 X X X 0 1 1 1 1X X X 0 1 1 1 11 0 01 0 01 01 00 0 X X 0 1 1 1 1 1X X 0 1 1 1 1 11 0 11 0 1

16、1 01 00 0X 0 1 1 1 1 1 1X 0 1 1 1 1 1 11 1 01 1 01 01 00 00 1 1 1 1 1 1 10 1 1 1 1 1 1 11 1 11 1 11 01 0注意(1) 為輸入控制端(或稱選通輸入端)、低電平有效。 (2) 為選通輸出端, 為擴展端,可用于擴展編碼器的功能,如用2片8線-3線編碼器可擴展為16線-4線優(yōu)先編碼器。計算機的鍵盤輸入邏輯電路就是由編碼器組成的。74LS148優(yōu)先編碼器的真值表如下:STSYEXY* *第第3 3節(jié)節(jié) 數(shù)據(jù)選擇器與分配器數(shù)據(jù)選擇器與分配器 1 1 數(shù)據(jù)選擇器數(shù)據(jù)選擇器 在數(shù)字電系統(tǒng)中,常常要求從多條線路

17、中選擇我們需要的信號并將他們分配到指定的線路中。如左圖所示是數(shù)據(jù)的選擇與分配的示意圖?!緮?shù)據(jù)選擇器】(1)概念:在多路數(shù)據(jù)傳輸中,根據(jù)地址碼的要求,能把其中的一路信號挑選出來的電路就是數(shù)據(jù)選擇器數(shù)據(jù)選擇器,又稱多路選擇器或多路開關(guān)。數(shù)據(jù)選擇器功能示意如右圖所示。常見數(shù)據(jù)選擇器包括2選1、4選1、8選1、16選1等。(2)4選1數(shù)據(jù)選擇器 根據(jù)其功能描述,易得真值表如下。其中D3-D0為數(shù)據(jù)輸入端,A1、A0為地址信號輸入端,Y為數(shù)據(jù)輸出端, 為使能端,又稱選通端,輸入低電平有效。 ST1A0A3D2D1D0DY輸入輸入輸出輸出1000000D00001100100D10011101000D20

18、101101100D30111 1ST4選1數(shù)據(jù)選擇器的功能示意圖和邏輯圖: (a)功能示意圖 (b)邏輯圖由真值表可知:當 =1 1時,輸出Y0 0,數(shù)據(jù)選擇器不工作。當 =0 0時,數(shù)據(jù)選擇器工作。其輸出為:下為雙4選1數(shù)據(jù)選擇器CTLS153的引腳圖、邏輯功能示意圖和實物圖。 STST301201101001DAADAADAADAAY2 2 數(shù)據(jù)分配器數(shù)據(jù)分配器【數(shù)據(jù)分配器】 根據(jù)地址信號的要求將公共數(shù)據(jù)總線上的一路數(shù)據(jù)分配到指定輸出通道上去的電路,稱為數(shù)據(jù)分配器數(shù)據(jù)分配器。數(shù)據(jù)分配是數(shù)據(jù)選擇的逆過程,他的功能相當于一個波段開關(guān),有一個輸入端、多個輸出端及輸入端相對應(yīng)的地址輸入端,根據(jù)地

19、址輸入端的要求,將輸入信號送到指定的輸出端。數(shù)據(jù)分配器經(jīng)常和數(shù)據(jù)選擇器一起構(gòu)成數(shù)據(jù)傳送系統(tǒng)。 下圖所示為由3線8線譯碼器CT74LS138構(gòu)成的8路數(shù)據(jù)分配器。圖中A2A0為地址信號輸入端, 為數(shù)據(jù)輸出端,可從使能端STA 、 、 中選擇一個作為數(shù)據(jù)輸入端D。如 或 作為數(shù)據(jù)輸入端D時,輸出原碼。 0Y7YBSTcSTBSTcST第第4 4節(jié)節(jié) 譯碼器譯碼器 1.1.譯碼器的基本功能及正確使用譯碼器的基本功能及正確使用 譯碼譯碼是編碼的逆過程。在數(shù)字電路中,將具有特定含義的二進制代碼變換成一定的輸出信號,以表示二進制代碼的原意,這一過程稱為譯譯碼碼。實現(xiàn)譯碼功能的組合電路為譯碼器譯碼器。 譯碼

20、過程及譯碼器分類 如下:二進制數(shù)代碼 譯碼器按其編碼時的原意翻譯成對應(yīng)的信號輸出譯碼器分類 二進制譯碼器 顯示譯碼器 二十進制譯碼器 (1)二進制譯碼器的功能:是將n 位二進制代碼譯成 2n 個十進制數(shù)。如圖6-29所示。n 位二進制代碼是輸入量,代表2n個十進制輸出量。(2)特點:每輸入一組代碼,多個輸出端中僅一個輸出端有輸出,可高電平1有效或低電平0有效。(3)3位二進制譯碼器(3線8線譯碼器)框圖,如圖所示 【二進制譯碼器的功能二進制譯碼器的功能】(1)CT74LS138的邏輯圖、外引腳排列和實物圖如下圖。有3個輸入端、8個輸出端。A2, A1, A0為二進制代碼輸入端; 為輸出端,輸出

21、低電平有效;STA, 和 為使能端。07 YYCSTBST【3 3線一線一8 8線譯碼器線譯碼器CT74LS138CT74LS138及其應(yīng)用及其應(yīng)用】輸 入輸 出STASTB+STCA2A1A0Y0Y1Y2Y3Y4Y5Y6Y7111111111011111111100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111100120AAAY 0121AAAY(2)CT74LS138集成電路處于工作狀態(tài)時各輸出端的邏輯表達式:0122AAAY0123AA

22、AY 0124AAAY 0125AAAY 0126AAAY 0127AAAY (3)真值表:2 2 常用數(shù)碼顯示器常用數(shù)碼顯示器 在數(shù)字系統(tǒng)中工作的是二進制的數(shù)字信號,而人們習(xí)慣十進制的數(shù)字或運算結(jié)果,因此需要用數(shù)字顯示電路,顯示出便于人們觀測、查看的十進制數(shù)字。【數(shù)字顯示電路組成數(shù)字顯示電路組成】 用來驅(qū)動各種顯示器件,從而將用二進制代碼表示的數(shù)字、文字、符號翻譯成人們習(xí)慣的形式,從而直觀地顯示出來的電路,稱為顯示譯碼器顯示譯碼器。顯示譯碼器主要由譯碼器和驅(qū)動器兩部分組成,通常這二者都集成在一塊芯片中。顯示譯碼器的輸入一般為二十進制代碼,其輸出的信號用以去驅(qū)動顯示器,顯示出十進制數(shù)字來。 因

23、此,數(shù)字顯示電路通常由顯示譯碼器和顯示器組成。如圖所示。【數(shù)碼顯示器件數(shù)碼顯示器件】 數(shù)碼顯示器件種類繁多,其作用是用以顯示數(shù)字和符號。用于十進制數(shù)的顯示,目前使用較多的是分段式數(shù)碼顯示器。 如圖所示為由7段發(fā)光線段a、b、c、d、e、f、g按一定的形式排列成“日”字形。通過字段發(fā)光的不同組合,可顯示09十個數(shù)字和af等英文字母。 數(shù)字顯示譯碼器將BCD代碼譯成數(shù)碼管顯示字所需要的相應(yīng)高、低電平信號,就可使數(shù)碼管顯示出BCD代碼所表示的對應(yīng)十進制數(shù),這是一種代碼譯碼器。顯示器的連接示意圖如下: 七段顯示器主要有熒光數(shù)碼管、半導(dǎo)體數(shù)碼管和液晶數(shù)碼顯示器。半導(dǎo)體數(shù)碼管在數(shù)字電路中是比較方便使用的,

24、他是將發(fā)光二極管LED排列成“日”字形狀制成的?!景雽?dǎo)體數(shù)碼管半導(dǎo)體數(shù)碼管】 半導(dǎo)體(發(fā)光二極管)數(shù)碼管有共陽極共陽極和共陰極共陰極兩種接法。如下圖所示,圖中的R為限流電阻。在(a)接法中,譯碼器輸出低電平來驅(qū)動發(fā)光二極管發(fā)光,而在(b)接法中,譯碼器需要輸出高電平來驅(qū)動各發(fā)光二極管發(fā)光。 其優(yōu)點是工作電壓較低、體積小、壽命長、工作可靠性高、響應(yīng)速度快、亮度高。缺點是工作電流大,每個字段的工作電流約為10mA左右。(a)共陽極接法 (b)共陰極接法【液晶數(shù)碼顯示器液晶數(shù)碼顯示器】液晶是液態(tài)晶體的簡稱。他是既具有液體的流動性,又具有某些光學(xué)特性的有機化合物。液晶數(shù)碼顯示器,如圖所示。優(yōu)點是工作電

25、壓低,功耗極小。缺點是顯示欠清晰,響應(yīng)速度慢?!緹晒鈹?shù)碼管顯示器熒光數(shù)碼管顯示器】具有工作電壓較低、驅(qū)動電流小、壽命較長、顯示清晰、視角大等優(yōu)點,是目前仍被采用的一種數(shù)碼管。因為人眼對綠光特別敏感,所以熒光數(shù)碼管發(fā)出的綠光也便于觀察。常見的熒光數(shù)碼管的字形筆段分六段、七段、八段和九段多種。段數(shù)愈多,字形的筆劃也愈多,易于讀數(shù),但譯碼電路相應(yīng)在復(fù)雜些。熒光數(shù)碼管的段數(shù)必須與譯碼器相配套。熒光數(shù)碼管顯示器,如圖所示。技能訓(xùn)練技能訓(xùn)練6-2 6-2 搭接顯示譯碼器搭接顯示譯碼器【訓(xùn)練目標訓(xùn)練目標】1.認識二進制譯碼器的邏輯功能、特點及典型應(yīng)用,進一步理解譯碼器的原理。2.學(xué)會正確選擇、使用譯碼器和數(shù)

26、碼管顯示器?!居?xùn)練材料訓(xùn)練材料】訓(xùn)練材料清單,如教材表6-13所示。BSTCST0Y7Y【訓(xùn)練內(nèi)容及步驟訓(xùn)練內(nèi)容及步驟】1.1.驗證驗證74LS13874LS138譯碼器顯示狀態(tài)譯碼器顯示狀態(tài)(1)將如圖6-40所示74LS138集成門電路塊插入數(shù)面包板中。將第8腳接地(GND),第16腳接+5V電源(VCC)。輸入端信號A0、A1、A2和使能端信號STA、 、 接6個邏輯開關(guān),輸出端信號 分別接8個LED發(fā)光二極管。邏輯圖與實物圖分別如下:邏輯圖與實物圖分別如下:(2)接通電源,按表設(shè)置各個輸入信號和使能端信號的邏輯電平開關(guān),觀察輸出結(jié)果并填入教材表6-15中。2.2.搭接顯示譯碼器搭接顯示

27、譯碼器 用7段(數(shù)碼)譯碼驅(qū)動器74LS248和共陰極數(shù)碼管LC5011組成可以顯示09十個數(shù)字的譯碼數(shù)字顯示器。LTRBIRBOBI / (a)邏輯圖 (b)實物圖(1)將譯碼驅(qū)動器74LS248和共陰極數(shù)碼管LC5011插入面包板中。按下圖連接線路。 為試燈端,低電平有效; 為滅零輸入端,低電平有效; 為滅燈輸出端/滅零輸出端,低電平有效;A、B、C、D為數(shù)據(jù)輸入端,高電平有效;a、b、c、d、e、f、g為譯碼輸出端,低電平有效。(2)為了檢查數(shù)碼顯示器的好壞,使試燈端 為0,其余為任意狀態(tài),這時數(shù)碼管各段全部點亮,證明試燈端 =0低電平有效。否則數(shù)碼管是壞的。再用一根導(dǎo)線將滅燈輸出端/滅

28、零輸出端 接地,這時如果數(shù)碼管全滅,證明滅燈端/滅零輸出端 =0低電平有效,譯碼顯示是好的。(3)將 74LS24874LS248 的D、C、B、A分別接數(shù)據(jù)開關(guān), 、 和 分別接邏輯高電平。改變邏輯開關(guān)的邏輯電平,在不同的輸入狀態(tài)下,將從數(shù)碼管觀察到的字型填入表6-15中。(4)使 =1, 接一個發(fā)光二極管,在 為1和0的情況,使數(shù)碼開關(guān)的輸出為0000,觀察滅零功能。注意事項:注意事項:插入或拔取集成片時須切斷電源,不能帶電操作。LTLTRBOBI /RBOBI /RBIRBOBI /RBOBI /RBILTLT項目訓(xùn)練項目訓(xùn)練 制作三人表決器制作三人表決器【訓(xùn)練目標訓(xùn)練目標】1掌握三人表

29、決器的制作和調(diào)試方法。2了解數(shù)字電路的設(shè)計過程。【訓(xùn)練材料訓(xùn)練材料】訓(xùn)練材料清單,如下表所示。代號名稱數(shù)量VCC直流電源(030V可調(diào))1臺MF-47萬用表1塊V-212示波器(信號傳輸探頭兩條)1臺ELB信號發(fā)生器(信號傳輸線一條)1臺MBB面包板1臺74LS00四2輸入與非門1片W小燈泡1個L導(dǎo)線若干1.分析設(shè)計需求。(1)當表決某個提案時,由A、B、C三人參加表決。多數(shù)人同意,提案通過,同時A具有否決權(quán),即A不同意則提案不能通過。(2)用片74LS00實現(xiàn)。2.根據(jù)設(shè)計要求,列出真值表。 設(shè)A、B、C三個人表決同意提案時用1表示,不同意時用0表示;Y為表決結(jié)果,提案通過用1表示,通不過用0表示,同時還應(yīng)考慮A具有否決權(quán)。其真值表如表所示。A AB BC CY

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論