位移位乘法器_第1頁
位移位乘法器_第2頁
位移位乘法器_第3頁
位移位乘法器_第4頁
位移位乘法器_第5頁
已閱讀5頁,還剩10頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、位移位乘法器第1頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí) 驗(yàn) 其乘法原理是:乘法通過逐項(xiàng)移位相加原理來實(shí)現(xiàn),從被乘數(shù)的最低位開始,若為1,則乘數(shù)左移后與上一次的和相加;若為0,左移后以全零相加,直至被乘數(shù)的最高位。從圖9-5的邏輯圖及其乘法操作時(shí)序圖圖9-4(示例中的相乘數(shù)為9FH和FDH )上可以清楚地看出此乘法器的工作原理。圖9-5中,START信號(hào)的上跳沿及其高電平有兩個(gè)功能,即16位寄存器清零和被乘數(shù)A7.0向移位寄存器SREG8B加載;它的低電平則作為乘法使能信號(hào)。CLK為乘法時(shí)鐘信號(hào)。當(dāng)被乘數(shù)被加載于8位右移寄存器SREG8B后,隨著每一時(shí)鐘節(jié)拍,最低位在前,由

2、低位至高位逐位移出。當(dāng)為1時(shí),1位乘法器ANDARITH打開,8位乘數(shù)B7.0在同一節(jié)拍進(jìn)入8位加法器,與上一次鎖存在16位鎖存器REG16B中的高8位進(jìn)行相加,其和在下一時(shí)鐘節(jié)拍的上升沿被鎖進(jìn)此鎖存器。而當(dāng)被乘數(shù)的移出位為0時(shí),與門全零輸出。如此往復(fù),直至8個(gè)時(shí)鐘脈沖后,最后乘積完整出現(xiàn)在REG16B端口。在這里,1位乘法器ANDARITH的功能類似于1個(gè)特殊的與門,即當(dāng)ABIN為1時(shí),DOUT直接輸出DIN,而當(dāng)ABIN為0時(shí),DOUT輸出全“00000000”。實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第2頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí)驗(yàn)8-1 移位相加8位

3、硬件乘法器電路設(shè)計(jì)電路原理第3頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第4頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第5頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第6頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第7頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí) 驗(yàn)【例8-32】 LIBRARY IEEE; - 8位右移寄存器USE IEEE.STD_L

4、OGIC_1164.ALL;ENTITY SREG8B IS PORT ( CLK : IN STD_LOGIC; LOAD : IN STD_LOGIC; DIN : IN STD_LOGIC_VECTOR(7 DOWNTO 0); QB : OUT STD_LOGIC );END SREG8B;ARCHITECTURE behav OF SREG8B IS SIGNAL REG8 : STD_LOGIC_VECTOR(7 DOWNTO 0);BEGIN PROCESS (CLK, LOAD) BEGIN IF LOAD = 1 THEN REG8 = DIN; ELSIF CLKEVENT

5、 AND CLK = 1 THEN REG8(6 DOWNTO 0) = REG8(7 DOWNTO 1); END IF; END PROCESS; QB = REG8(0); - 輸出最低位END behav;實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第8頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí) 驗(yàn)【例8-33】 LIBRARY IEEE; -8位加法器USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY ADDER8 IS PORT(B, A : IN STD_LOGIC_VECTOR(7

6、 DOWNTO 0); S : OUT STD_LOGIC_VECTOR(8 DOWNTO 0) );END ADDER8;ARCHITECTURE behav OF ADDER8 IS BEGIN S = 0&A + B ; END behav;實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第9頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí) 驗(yàn)【例8-34】 LIBRARY IEEE; -1位乘法器USE IEEE.STD_LOGIC_1164.ALL;ENTITY ANDARITH IS - 選通與門模塊 PORT ( ABIN : IN STD_LOGIC; DIN : IN

7、STD_LOGIC_VECTOR(7 DOWNTO 0); DOUT : OUT STD_LOGIC_VECTOR(7 DOWNTO 0) );END ANDARITH;ARCHITECTURE behav OF ANDARITH ISBEGIN PROCESS(ABIN, DIN) BEGIN FOR I IN 0 TO 7 LOOP - 循環(huán),完成8位與1位運(yùn)算 DOUT(I) = DIN(I) AND ABIN; END LOOP; END PROCESS;END behav;實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第10頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí) 驗(yàn)

8、【例8-35】LIBRARY IEEE; -16位鎖存器/右移寄存器USE IEEE.STD_LOGIC_1164.ALL;ENTITY REG16B IS PORT ( CLK,CLR : IN STD_LOGIC; D : IN STD_LOGIC_VECTOR(8 DOWNTO 0); Q : OUT STD_LOGIC_VECTOR(15 DOWNTO 0) );END REG16B;ARCHITECTURE behav OF REG16B IS SIGNAL R16S : STD_LOGIC_VECTOR(15 DOWNTO 0);BEGIN PROCESS(CLK, CLR) BE

9、GIN IF CLR = 1 THEN R16S 0) ; - 清零信號(hào)ELSIF CLKEVENT AND CLK = 1 THEN -時(shí)鐘到來時(shí),鎖存輸入值,并右移低8 R16S(6 DOWNTO 0) = R16S(7 DOWNTO 1); - 右移低8位 R16S(15 DOWNTO 7) = D; - 將輸入鎖到高8位 END IF; END PROCESS; Q = R16S;END behav;實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第11頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí) 驗(yàn) (3)實(shí)驗(yàn)內(nèi)容1:根據(jù)給出的乘法器邏輯原理圖及其各模塊的VHDL描述,在M

10、AX+plusII上完成全部設(shè)計(jì),包括編輯、編譯、綜合和仿真操作等。以87H乘以F5H為例,進(jìn)行仿真,對(duì)仿真波形作出詳細(xì)解釋,包括對(duì)8個(gè)工作時(shí)鐘節(jié)拍中,每一節(jié)拍乘法操作的方式和結(jié)果,對(duì)照波形圖給以詳細(xì)說明。 (4)實(shí)驗(yàn)內(nèi)容2:編程下載,進(jìn)行實(shí)驗(yàn)驗(yàn)證。實(shí)驗(yàn)電路可選擇附圖1-3,8位乘數(shù)和被乘數(shù)可分別用鍵2、鍵1、鍵4和鍵3輸入;16位乘積可由4個(gè)數(shù)碼管顯示;用鍵8輸入CLK,鍵7輸入START。詳細(xì)觀察每一時(shí)鐘節(jié)拍的運(yùn)算結(jié)果,并與仿真結(jié)果進(jìn)行比較。實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)第12頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí) 驗(yàn)實(shí)驗(yàn)8-1 移位相加8位硬件乘法器電路設(shè)計(jì)圖8-4 8位移位相加乘法器運(yùn)算邏輯波形圖第13頁,共15頁,2022年,5月20日,22點(diǎn)24分,星期日實(shí) 驗(yàn) (5)實(shí)驗(yàn)內(nèi)容3:乘法時(shí)鐘連接實(shí)驗(yàn)系統(tǒng)上的連續(xù)脈沖,如clock0,設(shè)計(jì)一個(gè)此乘法器的控制模塊,接受實(shí)驗(yàn)系統(tǒng)上的連續(xù)脈沖,如clock0,當(dāng)給定啟動(dòng)/清0信號(hào)后,能自動(dòng)發(fā)出CLK信號(hào)驅(qū)動(dòng)乘法運(yùn)算,當(dāng)8個(gè)脈沖后自動(dòng)停止。 (6)思考題:用MAX+plusII進(jìn)行優(yōu)化設(shè)計(jì)后,具體說明并比較組合電路乘法器與本乘法器的邏輯資源占用情況和運(yùn)行速度。 (7)實(shí)驗(yàn)報(bào)告:根據(jù)例8-32至8-35,詳細(xì)分析圖8-5

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論