數(shù)字電子技術第四章的PPT(徐麗香,第二版)_第1頁
數(shù)字電子技術第四章的PPT(徐麗香,第二版)_第2頁
數(shù)字電子技術第四章的PPT(徐麗香,第二版)_第3頁
數(shù)字電子技術第四章的PPT(徐麗香,第二版)_第4頁
數(shù)字電子技術第四章的PPT(徐麗香,第二版)_第5頁
已閱讀5頁,還剩51頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、4.1 概述,42 編碼器,退 出,43 譯碼器及數(shù)碼顯示電路,44 數(shù)據(jù)分配器和選擇器,45 數(shù)據(jù)比較器,46 加法器,第4單元 常用組合邏輯電路模塊,通過這一單元的學習,主要掌握如下知識: 1掌握編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)據(jù)分配器、數(shù)值比較器和加法器的功能。 2熟練使用某一型號的編碼器、譯碼器。,學習內(nèi)容,常用組合邏輯電路模塊的品種很多,主要有全加器、編碼器、譯碼器、數(shù)據(jù)分配器、數(shù)據(jù)選擇器、數(shù)值比較器等。,4.1 概述,對邏輯電路的學習主要掌握電路的端子名稱、作用以及有效控制電平。,4.2 編碼器,二進制編碼:輸入m位代碼 ,輸出n位二進制代碼 m2n,編碼:用文字、符號或數(shù)碼表示特定

2、的對象。,4.2 編碼器,邏輯功能:任何一個輸入端接低電平時,三個輸出端有一組對應的二進制代碼輸出,(一)二進制編碼器,將輸入信號編成二進制代碼的電路,(1)二十進制編碼器,十個按鍵8421碼編碼器功能表,(2)優(yōu)先編碼,二-十進制(9-4)優(yōu)先編碼器74hc147,二-十進制(9-4)優(yōu)先編碼器74hc147功能表,利用編碼器的使能端來實現(xiàn)擴展。 如74148是8-3線編碼器,只能對8條輸入線進行編碼,但如要對16條輸入線進行編碼,則可以用兩塊74148進行編碼,編碼輸出4位二進制碼的優(yōu)先編碼器。,(3)編碼器的擴展,74148的擴展,串行擴展實現(xiàn)的16線4線優(yōu)先編碼器,將n個輸入轉換成對應

3、的m個輸出的過程。 m2n 類型:全部譯碼和部分譯碼; 二進制譯碼和代碼譯碼器。,4.3 譯碼器及數(shù)碼顯示電路,4.3.1 二進制譯碼器,二進制譯碼器輸入輸出滿足:m=2n,38譯碼器74ls138,en = 1( ),en=0 ,禁止譯碼,輸出均為,使能端,輸 出端,輸入端,74138集成譯碼器的功能表,譯碼功能:根據(jù)輸出引腳哪一條線有效,就可知道具體輸入的二進制代碼是哪一種組合。,想一想:10位地址輸入線最多可以表示多少種不同的地址,10根輸入線的二進制數(shù)譯碼器的輸出線為多少?可否采用某種傳輸方式來減少輸出線數(shù)?,從真值表可得輸出邏輯函數(shù)表達式為:,從表達式中可知每一個輸出相當于是3變量的

4、全部最小項取反。有些譯碼器其每一個輸出直接就是最小項的形式。,例31:用譯碼器實現(xiàn)電視頻段的選擇。電視信號通常分為三個頻段:vl、vh和u。如選中一個頻段,則由相應的輸出端輸出12v電壓給后面的電路。,2、二十進制譯碼器(又稱bcd譯碼器),二十進制譯碼器是輸入編碼是bcd碼,輸出有10根引線與輸入10個bcd編碼對應。 bcd碼有多種,對應著多種譯碼器,常用的是8421bcd譯碼器。 bcd碼譯碼器都有4個輸入端,10個輸出端,常稱之為 410線譯碼器,也是一種唯一地址譯碼器。,8421bced譯碼器74hc42,8421bced譯碼器74hc42真值表,3.唯一地址譯碼器的應用,計算機系統(tǒng)

5、中利用譯碼器選通器件示意圖,4七段數(shù)字顯示譯碼器,在數(shù)字系統(tǒng)中計數(shù)器、定時器、數(shù)字電壓表等方面,需要將表示數(shù)字信息的二進制數(shù)以人們習慣的十進制數(shù)形式顯示出來,以便查看,因此,數(shù)字顯示電路是許多數(shù)字設備不可缺少的部分。數(shù)字顯示電路通常由譯碼器、驅動器和顯示器等部分組成。,脈沖信號,計數(shù)器,譯碼器,驅動器,顯示器,(1)數(shù)碼顯示器件,數(shù)碼顯示器件種類繁多,其作用是用以顯示數(shù)字和符號。用于十進制數(shù)的顯示,目前使用較多的是分段式顯示器。如圖4.9是七段顯示器顯示字段布局及字形組合。,七段顯示器主要有熒光數(shù)碼管和半導體顯示器、液晶數(shù)碼顯示器。半導體(發(fā)光二極管)顯示器是數(shù)字電路中比較方便使用的顯示器。它

6、有共陽極和共陰極兩種接法,如圖所示。,(1)數(shù)碼顯示器件,(2)數(shù)字顯示譯碼器,數(shù)字顯示譯碼器將bcd代碼譯成數(shù)碼管顯示字所需要的相應高、低電平信號,使數(shù)碼管顯示出bcd代碼所表示的對應十進制數(shù),這是一種代碼譯碼器。 74hc4511是8421bcd碼七段顯示譯碼器。,74hc511與顯示器的連接示意圖,如圖所示。,想一想:,1電梯樓層顯示電路,按動標有1、2、3、4、5、6、7、8的其一按鍵時,為什么可顯示相應的數(shù)字?根據(jù)你的知識嘗試解析其原理。 2計算機內(nèi)字符是如何保存和顯示?字符的代碼與字形是否相同?字庫是什么?字庫存放的是字符的代碼還是字形?,在多個通道中選擇其中的某一路,或 個信息中

7、選擇其中的某一個信息傳送或加以處理,,將傳送來的或處理后的信息分配到各通道去。,數(shù)據(jù)選擇器,數(shù)據(jù)分配器,多輸入,一輸出,選擇,一輸入,多輸出,分配,4.4 數(shù)據(jù)選擇器和數(shù)據(jù)分配器,1、數(shù)據(jù)分配器,(1)數(shù)據(jù)分配器的邏輯功能,數(shù)據(jù)分配器有一根輸入線,n根地址線(又稱為選擇控制線)和2n根輸出線。根據(jù)n個選擇變量的不同代碼組合來選擇輸入數(shù)據(jù)從哪個輸出通道輸出。,(a) 方框圖 (b)用譯碼器實現(xiàn)分配器 (c)邏輯符號,一輸入,多輸入出,(2)數(shù)據(jù)分配器的實現(xiàn)電路,有2n根輸入線,n根選擇控制線和一根輸出線。根據(jù)n個選擇變量的不同代碼組合,在2n個不同輸入中選一個送到輸出。,2.數(shù)據(jù)選擇器,(1)數(shù)

8、據(jù)選擇器的邏輯功能,(2)數(shù)據(jù)選擇器的實現(xiàn)電路,數(shù)據(jù)選擇器的主體電路一般是與或門陣列(也有用傳輸門開關和門電路混合組合而成的)。,可見,輸出y取決于選擇變量s1s0的不同組合。當s1s0=00時,y=d0;當s1s0=01時,y=d1;當s1s0=10時,y=d2;當s1s0=11時,y=d3。,四路選擇器,數(shù)據(jù)選擇器在智能小區(qū)的應用,(3)數(shù)據(jù)選擇器和分配器的應用,由譯碼器連 成的數(shù)據(jù) 分配器,0 0 0,0,1,1,0,譯碼,禁止譯碼,0,1,傳送端,接收端,設1位數(shù)值比較器輸入1位二進制數(shù)為a、b。當a大于b時,對應輸出yab為高電平; 當ab=1表示,當前的中斷請求對象級別比現(xiàn)行處理的

9、事件級別高,計算機必須暫停當前的事件處理轉而響應新的中斷請求。 如果ab=0表示,則表示中斷請求對象級別比現(xiàn)行處理的事件級別低,比較器不發(fā)出中斷信號,直到計算機處理完當前的事件后再將現(xiàn)行狀態(tài)寄存器中的狀態(tài)清除,轉向為別的低級中斷服務。,4.6.1半加器 半加器可如組合邏輯電路分析的例3.1中介紹的用與非門組成,也可以如圖 (a)由異或門及與門組成。,4.6 加法器,4.6.2全加器,11位全加器,全加器:進行加數(shù)、被加數(shù)和低位來的進位信號相加,并根據(jù)求和結果輸出該位的進位信號。,據(jù)3個二進制數(shù)相加及加法規(guī)則,不難列出全加器的真值表。表中ai、bi為兩個1位二進制數(shù),ci是低位的進位數(shù),si為全

10、加和,ci+1是向相鄰高位的進位數(shù)。,據(jù)表可得si和ci+1的邏輯表達式:,由表達式畫出全加器的邏輯圖和邏輯符號,如下圖所示。,用多個全加器可以組成多位二進制加法器,它是最基本的算術運算單元。例如它可以作加法運算。在計算機中用補碼可以做減法運算,把乘法轉化為連續(xù)的加運算,把除法轉換為減法,再將減法轉換為補碼用加法來完成運算。,2多位加法器,(3)加法器的應用,四位全加器構成的二進制加法器。加數(shù),被加數(shù)分別存放在a,b兩個變量寄存器,數(shù)據(jù)可以來源于各種方式或是上一級運算器或是計算機的存儲單元,進行的是加法運算還是減法運算則決定于所送入a,b寄存器本身的性質(zhì),由它們是原碼還是反碼所決定。,(4)集

11、成加法器的應用。,(1)加法器級聯(lián)實現(xiàn)多位二進制數(shù)加法運算,圖(a)所示74283是一種典型的集成加法器。一片74283只能進行4位二進制數(shù)的加法運算,將多片74283進行級聯(lián),就可擴展加法運算的位數(shù)。,(2)用74283構成一位8421bcd碼加法器。,本單元學習指導,編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)據(jù)分配器加法器、數(shù)值比較器等是常用的組合電路器件。 編碼器主要是實現(xiàn)把一些數(shù)字、符號、文字等用二進制代碼表示的器件。譯碼器相當于是編碼器的逆過程。數(shù)據(jù)選擇器、數(shù)據(jù)分配器主要用于數(shù)據(jù)的傳送,從而實現(xiàn)數(shù)據(jù)點對點的傳送和數(shù)據(jù)傳送的并行-串行的轉換。數(shù)值比較器由于其可以比較數(shù)值的大小從而應用于一些判斷電路

12、。加法器是cpu的核心器件,可以完成加法和減法的運算。,中規(guī)模集成電路大多數(shù)都設置了附加的控制端(或稱使能端、選通輸入端、片選端、禁止端等)。這些控制端既可用于控制電路的狀態(tài)(工作或禁止),又可作為輸出信號的選通輸入端,還能用作輸入信號的一個輸入端以擴展電路功能。 設計組合邏輯電路時應盡量選用集成電路。要掌握查集成電路參數(shù)的方法。使用中規(guī)模集成電路來實現(xiàn)組合邏輯電路時,方法與使用小規(guī)模集成電路基本一樣。,本單元學習指導,實驗四 編碼、譯碼和顯示驅動電路綜合實驗,一、實驗目的,熟悉編碼器、七段譯碼器、led和數(shù)據(jù)選擇器等中規(guī)模集成電路的典型應用。,二、實驗儀器及器件,1數(shù)字實驗箱 2bcd碼(94線)優(yōu)先編碼器74hc147 1塊 3七段譯碼器74hc4511 1塊 4共陰極led 1塊 56反相器74ls04 2塊 62輸入四或門74ls32 1塊,三、實驗內(nèi)容,1bcd碼編譯碼顯示電路,右圖所示是bcd碼編碼器和七段譯碼顯示電路的框圖。按框圖意示的邏輯要求選用適合的器件連接好(提示:其中bcd編碼器可選用94線優(yōu)先編碼器74hc147,七段譯碼顯示可選用74hc4511構成的led顯示電路。選用各器件時要注意級連間輸入、輸出的有效電平要一致,否

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論