第四章(上)組合電路分析與設(shè)計.ppt_第1頁
第四章(上)組合電路分析與設(shè)計.ppt_第2頁
第四章(上)組合電路分析與設(shè)計.ppt_第3頁
第四章(上)組合電路分析與設(shè)計.ppt_第4頁
第四章(上)組合電路分析與設(shè)計.ppt_第5頁
已閱讀5頁,還剩48頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

第4章組合邏輯門電路,在數(shù)字系統(tǒng)中,將數(shù)字邏輯電路根據(jù)構(gòu)成和邏輯功能分為兩類,一類是組合邏輯門電路,另一類稱為時間節(jié)點邏輯門電路。 組合邏輯門電路在任意時刻的輸出狀態(tài)僅由該時刻的各輸入狀態(tài)的組合決定,與電路的原始狀態(tài)無關(guān)。 組合邏輯門電路的電路配置上的特征是簡單地由各種邏輯男同性戀組成,在作為邏輯門電路上不包含記憶單元的邏輯門電路的輸入和輸出之間沒有種子文件反向路徑。各個輸出變量是全部或一些輸入變量的函數(shù): L1=f1(A1,A2,Ai) L2=f2(A1,A2,Ai) Lj=fj(A1,A2,Ai )、1、邏輯門電路的組合的分析方法,而分析過程通常是以4個步驟: 4.1邏輯門電路為集合從給出的邏輯門電路中逐步寫出各輸出端的邏輯公式,最后得到表示輸出和輸入關(guān)系的邏輯公式(2)把簡并性和變換邏輯公式作為最小項公式(3)根據(jù)最小項公式,列出真值表(4)分析在真值表中執(zhí)行的邏輯功能(5)評價原來的設(shè)計電路,改進(jìn)設(shè)計,優(yōu)化設(shè)計例4.1.1 :如組合電路圖所示,分析該電路的邏輯功能。 解: (1)從邏輯圖分階段寫邏輯公式。 為了寫公式,利用中間變量p。 (2)簡化和變換:用(3)式列出真值表。 (4)解析邏輯功能:在a、b、c這3個變量不一致的情況下,電路輸出

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論