數(shù)字電子技術(shù)基礎(chǔ)10_第1頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)10_第2頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)10_第3頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)10_第4頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)10_第5頁(yè)
已閱讀5頁(yè),還剩27頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、總復(fù)習(xí)一、邏輯代數(shù)基礎(chǔ)一、邏輯代數(shù)基礎(chǔ)二、門(mén)電路二、門(mén)電路三、組合邏輯電路三、組合邏輯電路四、觸發(fā)器四、觸發(fā)器五、時(shí)序邏輯電路五、時(shí)序邏輯電路六、半導(dǎo)體存儲(chǔ)器六、半導(dǎo)體存儲(chǔ)器七、數(shù)字系統(tǒng)的分析與設(shè)計(jì)七、數(shù)字系統(tǒng)的分析與設(shè)計(jì)八、可編程邏輯器件八、可編程邏輯器件九、脈沖波形的產(chǎn)生與整形九、脈沖波形的產(chǎn)生與整形十、數(shù)十、數(shù)-模和模模和模-數(shù)轉(zhuǎn)換數(shù)轉(zhuǎn)換一、各部分內(nèi)容的分?jǐn)?shù)比值:一、各部分內(nèi)容的分?jǐn)?shù)比值:1、邏輯代數(shù)基礎(chǔ)(、邏輯代數(shù)基礎(chǔ)(8)10%2、門(mén)電路(、門(mén)電路(6)-510%3、組合邏輯電路(、組合邏輯電路(8)-1015%4、觸發(fā)器(、觸發(fā)器(4)-510%5、時(shí)序邏輯電路(、時(shí)序邏輯電路(1

2、0-12)-1520%6、半導(dǎo)體存儲(chǔ)器(、半導(dǎo)體存儲(chǔ)器(4)-510%7、數(shù)字系統(tǒng)的分析與設(shè)計(jì)(、數(shù)字系統(tǒng)的分析與設(shè)計(jì)(6)-1020%8、可編程邏輯器件(、可編程邏輯器件(4) -5%9、脈沖波形的產(chǎn)生與整形(、脈沖波形的產(chǎn)生與整形(4)-5%10、數(shù)、數(shù)-模和模模和模-數(shù)轉(zhuǎn)換(數(shù)轉(zhuǎn)換(4)-5%每章有考題,每章有考題,1、2、3部分占部分占35%,4、5、7部分占部分占40%,6、8、9、10部分占部分占25%數(shù)字電子技術(shù)基礎(chǔ)考試大綱(數(shù)字電子技術(shù)基礎(chǔ)考試大綱(1)數(shù)字電子技術(shù)基礎(chǔ)考試大綱(數(shù)字電子技術(shù)基礎(chǔ)考試大綱(2)1、概念題(、概念題(20%) 概念、定義、基本原理、參數(shù)計(jì)算概念、定

3、義、基本原理、參數(shù)計(jì)算 填空、選擇、判斷填空、選擇、判斷2、基本題(、基本題(60%) 基本分析方法(基本分析方法(40%)、基本設(shè)計(jì)方法()、基本設(shè)計(jì)方法(20%)3、綜合題(、綜合題(20%) 方法的綜合、內(nèi)容的綜合、題型的變化方法的綜合、內(nèi)容的綜合、題型的變化二、試題類(lèi)型二、試題類(lèi)型數(shù)字電子技術(shù)基礎(chǔ)考試大綱(數(shù)字電子技術(shù)基礎(chǔ)考試大綱(3)課堂例題課堂例題課堂練習(xí)課堂練習(xí)布置作業(yè)布置作業(yè)習(xí)題課習(xí)題課三、考試題出處三、考試題出處掌握邏輯代數(shù)的三種基本運(yùn)算、五種復(fù)合運(yùn)算(邏輯定掌握邏輯代數(shù)的三種基本運(yùn)算、五種復(fù)合運(yùn)算(邏輯定義、表達(dá)義、表達(dá) 式、真值表、邏輯符號(hào)、混合邏輯)式、真值表、邏輯符號(hào)

4、、混合邏輯)掌握邏輯代數(shù)的公式、定理和規(guī)則掌握邏輯代數(shù)的公式、定理和規(guī)則掌握邏輯函數(shù)的幾種表示方法及其相互轉(zhuǎn)換,包括掌握邏輯函數(shù)的幾種表示方法及其相互轉(zhuǎn)換,包括真值真值表表、邏輯表達(dá)、邏輯表達(dá) 式、邏輯圖、最小項(xiàng)表達(dá)式、卡諾圖式、邏輯圖、最小項(xiàng)表達(dá)式、卡諾圖熟練掌握邏輯函數(shù)的兩種化簡(jiǎn)方法(代數(shù)法、卡諾圖法)熟練掌握邏輯函數(shù)的兩種化簡(jiǎn)方法(代數(shù)法、卡諾圖法)掌握用與非門(mén)、或非門(mén)、與或非門(mén)實(shí)現(xiàn)邏輯函數(shù)的方法掌握用與非門(mén)、或非門(mén)、與或非門(mén)實(shí)現(xiàn)邏輯函數(shù)的方法 第一章第一章 邏輯代數(shù)基礎(chǔ)邏輯代數(shù)基礎(chǔ)了解了解TTL門(mén)電路(反相器)的電路結(jié)構(gòu)、工作原理及有門(mén)電路(反相器)的電路結(jié)構(gòu)、工作原理及有關(guān)特性(輸入

5、特性、輸出特性、電壓傳輸特性、輸入負(fù)關(guān)特性(輸入特性、輸出特性、電壓傳輸特性、輸入負(fù)載特性)和參數(shù)(載特性)和參數(shù)(UOH、UOL、UTH、IIS、IIH)了解了解CMOS門(mén)電路(反相器)的電路結(jié)構(gòu)、工作原理及門(mén)電路(反相器)的電路結(jié)構(gòu)、工作原理及有關(guān)特性(輸入特性、輸出特性、電壓傳輸特性、輸入有關(guān)特性(輸入特性、輸出特性、電壓傳輸特性、輸入負(fù)載特性)和參數(shù)(負(fù)載特性)和參數(shù)(UOH、UOL、UTH、IIS、IIH)掌握幾種特殊結(jié)構(gòu)的門(mén)電路的電路結(jié)構(gòu)、工作原理及其掌握幾種特殊結(jié)構(gòu)的門(mén)電路的電路結(jié)構(gòu)、工作原理及其應(yīng)用(應(yīng)用(OC門(mén)、門(mén)、TSL門(mén)、門(mén)、TG門(mén)、模擬開(kāi)關(guān))門(mén)、模擬開(kāi)關(guān))第二章第二章

6、門(mén)電路門(mén)電路n1、寫(xiě)出反函數(shù)、寫(xiě)出反函數(shù) 2、化簡(jiǎn)、化簡(jiǎn)DACBAY)15,13,12,11, 7 , 6 , 5 , 1 (),(mDCBAYEDECCDACBAAY)(DACBAYECDAACDBCADCACABY3、圖、圖1、2中電路由中電路由TTL門(mén)電路構(gòu)成,圖門(mén)電路構(gòu)成,圖3由由CMOS門(mén)電路構(gòu)門(mén)電路構(gòu)成,試分別寫(xiě)出成,試分別寫(xiě)出F1、F2、F3的表達(dá)式。的表達(dá)式。 CBACFCFBAF321正確理解各種常用組合邏輯電路的邏輯功能,正確理解各種常用組合邏輯電路的邏輯功能,包括編碼器、譯碼器、數(shù)據(jù)選擇器、加法器、包括編碼器、譯碼器、數(shù)據(jù)選擇器、加法器、大小比較器、奇偶校驗(yàn)器大小比較器、

7、奇偶校驗(yàn)器掌握幾塊集成中規(guī)模組合邏輯電路的邏輯功能掌握幾塊集成中規(guī)模組合邏輯電路的邏輯功能及應(yīng)用(及應(yīng)用(74LS138、74LS283、74LS153 、74LS151、74LS148、74LS85)第三章第三章 組合邏輯電路組合邏輯電路掌握組合邏輯電路的分析方法掌握組合邏輯電路的分析方法SSIMSI+SSI掌握組合邏輯電路的設(shè)計(jì)方法掌握組合邏輯電路的設(shè)計(jì)方法SSIMSI+SSI設(shè)計(jì)設(shè)計(jì)1、設(shè)計(jì)一位十進(jìn)制數(shù)的四舍五入電路(采用、設(shè)計(jì)一位十進(jìn)制數(shù)的四舍五入電路(采用8421BCD碼)。碼)。要求只設(shè)定一個(gè)輸出,并畫(huà)出用最簡(jiǎn)與非門(mén)實(shí)現(xiàn)的要求只設(shè)定一個(gè)輸出,并畫(huà)出用最簡(jiǎn)與非門(mén)實(shí)現(xiàn)的邏輯電路圖。邏輯

8、電路圖。2、試設(shè)計(jì)一個(gè)、試設(shè)計(jì)一個(gè) 8421BCD碼的數(shù)值檢測(cè)電路,要求碼的數(shù)值檢測(cè)電路,要求當(dāng)輸入等于當(dāng)輸入等于2或大于或大于7時(shí),電路輸出為時(shí),電路輸出為1,否則輸出,否則輸出為為0。3、試設(shè)計(jì)四位奇偶校驗(yàn)器。、試設(shè)計(jì)四位奇偶校驗(yàn)器。4、設(shè)計(jì)一個(gè)二位二進(jìn)制數(shù)碼乘法器,其中、設(shè)計(jì)一個(gè)二位二進(jìn)制數(shù)碼乘法器,其中A=A1A0,B=B1B0,產(chǎn)生的積為產(chǎn)生的積為Y3Y2Y1Y0。第四章第四章 觸發(fā)器觸發(fā)器第五章第五章 時(shí)序邏輯電路時(shí)序邏輯電路正確理解各種觸發(fā)器的電路結(jié)構(gòu)及其動(dòng)正確理解各種觸發(fā)器的電路結(jié)構(gòu)及其動(dòng)作特點(diǎn)作特點(diǎn) (基本型、同步型、主從型、邊沿型)(基本型、同步型、主從型、邊沿型)掌握各種

9、觸發(fā)器的邏輯功能掌握各種觸發(fā)器的邏輯功能 (RSF、JKF、TF、TF、DF的功能表、的功能表、特性方程)特性方程)掌握各種觸發(fā)器的邏輯功能的相互轉(zhuǎn)換掌握各種觸發(fā)器的邏輯功能的相互轉(zhuǎn)換 (JKF、DF轉(zhuǎn)換為轉(zhuǎn)換為T(mén)F、TF等等)正確理解各種常用時(shí)序邏輯電路的邏輯功正確理解各種常用時(shí)序邏輯電路的邏輯功能(寄存器、計(jì)數(shù)器)能(寄存器、計(jì)數(shù)器)正確理解寄存器的并行置數(shù)、移位、正確理解寄存器的并行置數(shù)、移位、 環(huán)形移環(huán)形移位、扭環(huán)形移位等邏輯功能;位、扭環(huán)形移位等邏輯功能;理解二進(jìn)制加理解二進(jìn)制加/減計(jì)數(shù)器的邏輯功能;減計(jì)數(shù)器的邏輯功能;正確理解十進(jìn)制加正確理解十進(jìn)制加/減計(jì)數(shù)器的邏輯功能。減計(jì)數(shù)器的

10、邏輯功能。掌握幾塊集成中規(guī)模集成時(shí)序邏輯電路掌握幾塊集成中規(guī)模集成時(shí)序邏輯電路邏輯功能及其應(yīng)用(邏輯功能及其應(yīng)用(74LS161、74LS160、74LS194、74LS290)熟練掌握同步時(shí)序邏輯電路的分析方法熟練掌握同步時(shí)序邏輯電路的分析方法一般分析方法(一般分析方法( SSI)用用MSI構(gòu)成的任意計(jì)數(shù)器的分析構(gòu)成的任意計(jì)數(shù)器的分析異步時(shí)序邏輯電路的時(shí)序圖分析方法異步時(shí)序邏輯電路的時(shí)序圖分析方法 了解異步二進(jìn)制計(jì)數(shù)器、同步二進(jìn)制計(jì)數(shù)了解異步二進(jìn)制計(jì)數(shù)器、同步二進(jìn)制計(jì)數(shù)器的構(gòu)造方法器的構(gòu)造方法了解移位、了解移位、 環(huán)形移位、扭環(huán)形移位寄存器環(huán)形移位、扭環(huán)形移位寄存器的構(gòu)造方法的構(gòu)造方法了解同

11、步時(shí)序邏輯電路的一般設(shè)計(jì)方法了解同步時(shí)序邏輯電路的一般設(shè)計(jì)方法(SSI)掌握用掌握用MSI設(shè)計(jì)任意進(jìn)制計(jì)數(shù)器的方法設(shè)計(jì)任意進(jìn)制計(jì)數(shù)器的方法掌握時(shí)序邏輯電路的設(shè)計(jì)方法掌握時(shí)序邏輯電路的設(shè)計(jì)方法例:已知電路及例:已知電路及CP、A的波形如圖所示,設(shè)觸發(fā)器的波形如圖所示,設(shè)觸發(fā)器的初態(tài)均為的初態(tài)均為“0”,試畫(huà)出輸出端,試畫(huà)出輸出端B和和C 的波形。的波形。 BC試用74LS161設(shè)計(jì)一計(jì)數(shù)器完成下列計(jì)數(shù)循環(huán) 。分析:作用態(tài):分析:作用態(tài):0111 目標(biāo)態(tài):目標(biāo)態(tài):0001采用同步置數(shù)法采用同步置數(shù)法n電路如圖所示,其中電路如圖所示,其中RA=RB=10k,C=0.1f,試問(wèn):,試問(wèn):n1、在、在U

12、k為高電平期間,由為高電平期間,由555定時(shí)器構(gòu)成定時(shí)器構(gòu)成的是什么電路,其輸出的是什么電路,其輸出U0的頻率的頻率f0=?n2、分析由、分析由JK觸發(fā)器觸發(fā)器FF1、FF2、FF3構(gòu)成的構(gòu)成的計(jì)數(shù)器電路,要求:寫(xiě)出驅(qū)動(dòng)方程和狀態(tài)計(jì)數(shù)器電路,要求:寫(xiě)出驅(qū)動(dòng)方程和狀態(tài)方程,畫(huà)出完整的狀態(tài)轉(zhuǎn)換圖;方程,畫(huà)出完整的狀態(tài)轉(zhuǎn)換圖;n3、設(shè)、設(shè)Q3、Q2、Q1的初態(tài)為的初態(tài)為000,Uk所加所加正脈沖的寬度為正脈沖的寬度為T(mén)w=5/f0,脈沖過(guò)后,脈沖過(guò)后Q3、Q2、Q1將保持在哪個(gè)狀態(tài)?將保持在哪個(gè)狀態(tài)? 掌握數(shù)字系統(tǒng)的功能擴(kuò)展方法掌握數(shù)字系統(tǒng)的功能擴(kuò)展方法掌握數(shù)字系統(tǒng)的分析方法掌握數(shù)字系統(tǒng)的分析方法第

13、七章第七章 數(shù)字系統(tǒng)分析數(shù)字系統(tǒng)分析例:由同步十進(jìn)制加法計(jì)數(shù)器例:由同步十進(jìn)制加法計(jì)數(shù)器74LS160構(gòu)成一數(shù)字構(gòu)成一數(shù)字系統(tǒng)如圖所示,假設(shè)計(jì)數(shù)器的初態(tài)為系統(tǒng)如圖所示,假設(shè)計(jì)數(shù)器的初態(tài)為0,測(cè)得組合邏測(cè)得組合邏輯電路的輯電路的真值表真值表如下所示:如下所示: n1、 畫(huà)出74LS160的狀態(tài)轉(zhuǎn)換圖;n2、 畫(huà)出整個(gè)數(shù)字系統(tǒng)的時(shí)序圖; 3、如果用同步四位二進(jìn)制加法計(jì)數(shù)器74LS161代替74LS160,試畫(huà)出其電路圖(要求采用置數(shù)法);n4、試用一片二進(jìn)制譯碼器74LS138輔助與非門(mén)實(shí)現(xiàn)該組合邏輯電路功能。第六章第六章 半導(dǎo)體存儲(chǔ)器半導(dǎo)體存儲(chǔ)器第八章第八章 脈沖波形的產(chǎn)生與整形脈沖波形的產(chǎn)生與

14、整形第九章第九章 可編程邏輯器件可編程邏輯器件第十章第十章 數(shù)模和模數(shù)轉(zhuǎn)換數(shù)模和模數(shù)轉(zhuǎn)換了解了解ROM、RAM的特點(diǎn)、分類(lèi)、電路結(jié)的特點(diǎn)、分類(lèi)、電路結(jié)構(gòu)、工作原理;構(gòu)、工作原理;掌握掌握ROM實(shí)現(xiàn)組合邏輯函數(shù)的方法;實(shí)現(xiàn)組合邏輯函數(shù)的方法;正確理解正確理解6116、2716、2864的邏輯功能的邏輯功能 。第六章第六章 半導(dǎo)體存儲(chǔ)器半導(dǎo)體存儲(chǔ)器了解施密特觸發(fā)器、多諧振蕩器、單穩(wěn)了解施密特觸發(fā)器、多諧振蕩器、單穩(wěn)態(tài)觸發(fā)器的特點(diǎn)及作用;態(tài)觸發(fā)器的特點(diǎn)及作用;掌握掌握用用555和門(mén)電路構(gòu)成的施密特觸發(fā)器、和門(mén)電路構(gòu)成的施密特觸發(fā)器、多諧振蕩器、單穩(wěn)態(tài)觸發(fā)器的電路結(jié)構(gòu)多諧振蕩器、單穩(wěn)態(tài)觸發(fā)器的電路結(jié)構(gòu)

15、及工作原理、有關(guān)波形的畫(huà)法及有關(guān)參及工作原理、有關(guān)波形的畫(huà)法及有關(guān)參數(shù)的計(jì)算。數(shù)的計(jì)算。第八章第八章 脈沖波形的產(chǎn)生與整形脈沖波形的產(chǎn)生與整形了解了解PLA、PAL、GAL的特點(diǎn)、電路結(jié)構(gòu)、的特點(diǎn)、電路結(jié)構(gòu)、工作原理;工作原理;掌握掌握PLA實(shí)現(xiàn)組合邏輯函數(shù)的方法;實(shí)現(xiàn)組合邏輯函數(shù)的方法;了解了解GAL的的OLMC及其工作方式。及其工作方式。第九章第九章 可編程邏輯器件可編程邏輯器件了解了解DAC的有關(guān)概念、輸出電壓的計(jì)算及的有關(guān)概念、輸出電壓的計(jì)算及性能指標(biāo);性能指標(biāo);了解了解A/D轉(zhuǎn)換的有關(guān)過(guò)程;轉(zhuǎn)換的有關(guān)過(guò)程;了解各種了解各種ADC工作原理及特點(diǎn)。工作原理及特點(diǎn)。第十章第十章 數(shù)模和模數(shù)

16、轉(zhuǎn)換數(shù)模和模數(shù)轉(zhuǎn)換n半導(dǎo)體存儲(chǔ)器的結(jié)構(gòu)主要包含三個(gè)部分,分別是半導(dǎo)體存儲(chǔ)器的結(jié)構(gòu)主要包含三個(gè)部分,分別是( )、()、( )、()、( )。)。n8位位D/A轉(zhuǎn)換器當(dāng)輸入數(shù)字量轉(zhuǎn)換器當(dāng)輸入數(shù)字量10000000為為5v。若。若只有最低位為高電平,則輸出電壓為(只有最低位為高電平,則輸出電壓為( )v;當(dāng)輸入為當(dāng)輸入為10001000,則輸出電壓為(,則輸出電壓為( )v。n就逐次逼近型和雙積分型兩種就逐次逼近型和雙積分型兩種A/D轉(zhuǎn)換器而言,轉(zhuǎn)換器而言,( )的抗干擾能力強(qiáng),()的抗干擾能力強(qiáng),( )的轉(zhuǎn))的轉(zhuǎn)換速度快。換速度快。n由由555定時(shí)器構(gòu)成的三種電路中,(定時(shí)器構(gòu)成的三種電路中,( )和)和( )是脈沖的整形電路。)是脈沖的整形電路。n與與PAL相比,相比,GAL器件有可編程的輸出結(jié)構(gòu),它器件有可編程的輸出結(jié)構(gòu),它是通過(guò)對(duì)(是通過(guò)對(duì)( )進(jìn)行編程設(shè)定其)進(jìn)行編程設(shè)定其( )的工作模

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論